74LVC1G373DBVR1G4

Texas Instruments
595-4LVC1G373DBVR1G4
74LVC1G373DBVR1G4

Mfr.:

Paglalarawan:
Latches Single D-Type Latch with 3S Output

Lifecycle:
Bagong Produkto:
Bago mula sa manufacturer na ito.
ECAD Model:
I-download ang libreng Library Loader para i-convert ang file na ito para sa iyong ECAD Tool. Matuto nang higit pa tungkol sa ECAD Model.

May Stock: 5,997

Stock:
5,997 Maaaring Ipadala Agad
Lead-Time ng Pabrika:
12 (na) Linggo Tinatayang oras ng paggawa sa pabrika para sa mga bilang na mas marami kaysa ipinakita.
Minimum: 1   Mga Multiple: 1
Presyo ng Unit:
₱-.--
Ext. Presyo:
₱-.--
Est. Taripa:

Presyo (PHP)

Dami Presyo ng Unit
Ext. Presyo
₱75.98 ₱75.98
₱46.34 ₱463.40
₱38.98 ₱974.50
₱29.58 ₱2,958.00
₱25.58 ₱6,395.00
₱20.18 ₱20,180.00
Buo Reel (Mag-order sa multiple ng 3000)
₱17.28 ₱51,840.00
₱14.38 ₱129,420.00
₱14.21 ₱255,780.00

Katangian ng Produkto Value ng Attribute Pumili ng Attribute
Texas Instruments
Kategorya ng Produkto: Mga Latch
RoHS:  
D-Type
LVC
1 Output
SOT-23-6
Non-Inverting
32 mA
- 32 mA
1.65 V
5.5 V
- 40 C
+ 125 C
Reel
Cut Tape
Brand: Texas Instruments
Isitilo ng Mounting: SMD/SMT
Dami ng Channel: 1 Channel
Dami ng Input Line: 1 Input
Supply Current ng Pagpapatakbo: 10 uA
Uri ng Produkto: Latches
Series: 74LVC1G373DBVR1G4
Dami ng Pack ng Pabrika: 3000
Subcategory: Logic ICs
Supply Current - Max: 10 uA
Nahanap na mga produkto:
Para maipakita ang mga katulad na produkto, pumili ng kahit na isang checkbox man lang
Pumili ng kahit isang checkbox sa itaas para magpakita ng katulad na produkto sa kategoryang ito.
Mga Piniling Attribute: 0

Kailangang i-enable ang JavaScript para gumana ito.

USHTS:
8542390090
TARIC:
8542319000
MXHTS:
8542399999
ECCN:
EAR99

SN74LVC1G37/SN74LVC1G37-Q1 Single D-Type Latches

Texas Instruments SN74LVC1G37/SN74LVC1G37-Q1 Single D-Type Latches are designed for 1.65V to 5.5V VCC operation. This device is particularly suitable for implementing I/O ports, buffer registers, working registers, and bidirectional bus drivers. The Q outputs follow the data (D) inputs while the latch-enable (LE) input is high. When LE is taken low, the Q outputs are latched at the logic levels set up at the D inputs.