CD74ACT164BQAR

Texas Instruments
595-CD74ACT164BQAR
CD74ACT164BQAR

Mfr.:

Paglalarawan:
Counter Shift Registers 8-Bit Serial-In/Para llel-Out Shift Regi

Lifecycle:
Bagong Produkto:
Bago mula sa manufacturer na ito.
ECAD Model:
I-download ang libreng Library Loader para i-convert ang file na ito para sa iyong ECAD Tool. Matuto nang higit pa tungkol sa ECAD Model.

May Stock: 2,950

Stock:
2,950 Maaaring Ipadala Agad
Lead-Time ng Pabrika:
12 (na) Linggo Tinatayang oras ng paggawa sa pabrika para sa mga bilang na mas marami kaysa ipinakita.
Minimum: 1   Mga Multiple: 1
Presyo ng Unit:
₱-.--
Ext. Presyo:
₱-.--
Est. Taripa:

Presyo (PHP)

Dami Presyo ng Unit
Ext. Presyo
₱51.62 ₱51.62
₱37.06 ₱370.60
₱33.41 ₱835.25
₱29.41 ₱2,941.00
₱27.43 ₱6,857.50
₱26.27 ₱13,135.00
₱26.22 ₱26,220.00
Buo Reel (Mag-order sa multiple ng 3000)
₱24.13 ₱72,390.00
₱23.55 ₱141,300.00

Katangian ng Produkto Value ng Attribute Pumili ng Attribute
Texas Instruments
Kategorya ng Produkto: Mga Counter Shift Register
RoHS:  
8 bit
WQFN-14
4 Input
Push Pull
157 ns
4.5 V
5.5 V
- 55 C
+ 125 C
Reel
Cut Tape
Brand: Texas Instruments
Bansa ng Pag-assemble: Not Available
Bansa ng Diffusion: Not Available
Bansang Pinagmulan: CN
Mataas na Antas na Output Current: - 24 mA
Uri ng Input: TTL
Mababang Antas na Output Current: 24 mA
Isitilo ng Mounting: SMD/SMT
Dami ng Output Line: 8 Output
Supply Voltage ng Pagpapatakbo: 4.5 V to 5.5 V
Produkto: Shift Registers
Uri ng Produkto: Counter Shift Registers
Series: CD74ACT164
Dami ng Pack ng Pabrika: 3000
Subcategory: Logic ICs
Nahanap na mga produkto:
Para maipakita ang mga katulad na produkto, pumili ng kahit na isang checkbox man lang
Pumili ng kahit isang checkbox sa itaas para magpakita ng katulad na produkto sa kategoryang ito.
Mga Piniling Attribute: 0

Kailangang i-enable ang JavaScript para gumana ito.

CNHTS:
8542399000
USHTS:
8542390090
TARIC:
8542319000
MXHTS:
8542399999
ECCN:
EAR99

CD74AC164/CD74ACT164 8-Bit SIPO Shift Registers

Texas Instruments CD74AC164/CD74ACT164 8-Bit SIPO Shift Registers have two serial inputs (A and B) connected through an AND gate and an asynchronous clear (CLR). The device requires a high signal on both A and B to set the input data line high; a low signal on either will set the input data line low. Data at A and B can be changed while CLK is high or low, provided the minimum set-up time requirements are met.