LMK1D2102LRGTT

Texas Instruments
595-LMK1D2102LRGTT
LMK1D2102LRGTT

Mfr.:

Paglalarawan:
Clock Buffer Low additive jitter LVDS buffer

Lifecycle:
Bagong Produkto:
Bago mula sa manufacturer na ito.
ECAD Model:
I-download ang libreng Library Loader para i-convert ang file na ito para sa iyong ECAD Tool. Matuto nang higit pa tungkol sa ECAD Model.

May Stock: 212

Stock:
212 Maaaring Ipadala Agad
Lead-Time ng Pabrika:
12 (na) Linggo Tinatayang oras ng paggawa sa pabrika para sa mga bilang na mas marami kaysa ipinakita.
Minimum: 1   Mga Multiple: 1
Presyo ng Unit:
₱-.--
Ext. Presyo:
₱-.--
Est. Taripa:

Presyo (PHP)

Dami Presyo ng Unit
Ext. Presyo
₱631.62 ₱631.62
₱494.16 ₱4,941.60
₱459.94 ₱11,498.50
₱422.24 ₱42,224.00
Buo Reel (Mag-order sa multiple ng 250)
₱403.68 ₱100,920.00
₱387.44 ₱193,720.00
₱381.64 ₱381,640.00
2,500 Quote

Katangian ng Produkto Value ng Attribute Pumili ng Attribute
Texas Instruments
Kategorya ng Produkto: Clock Buffer
RoHS:  
5 Output
575 ps
LVDS
VQFN-16
LVDS, LVPECL, HCSL, CML, LVCMOS
250 MHz
1.71 V
3.465 V
LMK1D2102L
- 40 C
+ 105 C
Brand: Texas Instruments
Duty Cycle - Max: 55 %
Isitilo ng Mounting: SMD/SMT
Supply Current ng Pagpapatakbo: 20 mA
Packaging: Reel
Packaging: Cut Tape
Uri ng Produkto: Clock Buffers
Dami ng Pack ng Pabrika: 250
Subcategory: Clock & Timer ICs
Uri: Ultra Low Additive Jitter LVDS Buffer
Nahanap na mga produkto:
Para maipakita ang mga katulad na produkto, pumili ng kahit na isang checkbox man lang
Pumili ng kahit isang checkbox sa itaas para magpakita ng katulad na produkto sa kategoryang ito.
Mga Piniling Attribute: 0

Kailangang i-enable ang JavaScript para gumana ito.

USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

LMK1D210xL Low Additive LVDS Buffers

Texas Instruments LMK1D210xL Low-Additive LVDS Buffers are low noise dual clock buffers that distribute one input to a maximum of two (LMK1D2102L), four (LMK1D2104L), six (LMK1D2106L) or eight (LMK1D2108L) LVDS outputs. The inputs can be LVDS, LVPECL, HCSL, CML, or LVCMOS. The LMK1D210xL is designed explicitly for driving 50Ω transmission lines. When driving inputs in single-ended mode, apply the appropriate bias voltage to the unused negative input pin.