A3R12E40DBF-AH

Zentel Japan
155-A3R12E40DBF-AH
A3R12E40DBF-AH

Mfr.:

Paglalarawan:
DRAM DDR2 512Mb, 32Mx16, 1066 at CL7, 1.8V, FBGA-84

ECAD Model:
I-download ang libreng Library Loader para i-convert ang file na ito para sa iyong ECAD Tool. Matuto nang higit pa tungkol sa ECAD Model.

Availability

Stock:
Hindi Naka-stock
Lead-Time ng Pabrika:
16 (na) Linggo Tinatayang oras ng paggawa sa pabrika.
Minimum: 2000   Mga Multiple: 2000
Presyo ng Unit:
₱-.--
Ext. Presyo:
₱-.--
Est. Taripa:
LIBRENG Ipapadala ang Produktong Ito

Presyo (PHP)

Dami Presyo ng Unit
Ext. Presyo
₱136.88 ₱273,760.00

Katangian ng Produkto Value ng Attribute Pumili ng Attribute
Zentel Japan
Kategorya ng Produkto: DRAM
RoHS:  
SDRAM - DDR2
512 Mbit
16 bit
533 MHz
FPGA-84
32 M x 16
350 ps
1.7 V
1.9 V
0 C
+ 85 C
DDR2
Tray
Brand: Zentel Japan
Maselan sa Moisture: Yes
Isitilo ng Mounting: SMD/SMT
Uri ng Produkto: DRAM
Dami ng Pack ng Pabrika: 2000
Subcategory: Memory & Data Storage
Supply Current - Max: 70 mA
Pangalang pangkalakal: Zentel Japan
Timbang ng Unit: 194 mg
Nahanap na mga produkto:
Para maipakita ang mga katulad na produkto, pumili ng kahit na isang checkbox man lang
Pumili ng kahit isang checkbox sa itaas para magpakita ng katulad na produkto sa kategoryang ito.
Mga Piniling Attribute: 0

USHTS:
8542320028
ECCN:
EAR99

DDR2 SDRAM

Zentel DDR2 SDRAM features a double-data-rate architecture with two data transfers per clock cycle. The high-speed data transfer is realized by the 4 bits prefetch pipelined architecture. A bi-directional differential data strobe (DQS and /DQS) is transmitted/received with data for capturing data at the receiver. DQS is edge-aligned with data for READs; center-aligned with data for WRITEs Differential clock inputs (CK and /CK). The DLL aligns DQ and DQS transitions with CK transitions.