SN74LVCH32373ANMJR

Texas Instruments
595-74LVCH32373ANMJR
SN74LVCH32373ANMJR

Mfr.:

Paglalarawan:
Latches 32-bit transparent D -type latch with 3-

ECAD Model:
I-download ang libreng Library Loader para i-convert ang file na ito para sa iyong ECAD Tool. Matuto nang higit pa tungkol sa ECAD Model.

May Stock: 2,781

Stock:
2,781 Maaaring Ipadala Agad
Lead-Time ng Pabrika:
12 (na) Linggo Tinatayang oras ng paggawa sa pabrika para sa mga bilang na mas marami kaysa ipinakita.
Minimum: 1   Mga Multiple: 1
Presyo ng Unit:
₱-.--
Ext. Presyo:
₱-.--
Est. Taripa:
Packaging:
Buo Reel (Mag-order sa multiple ng 1000)

Presyo (PHP)

Dami Presyo ng Unit
Ext. Presyo
Cut Tape / MouseReel™
₱477.34 ₱477.34
₱370.04 ₱3,700.40
₱343.36 ₱8,584.00
₱315.52 ₱31,552.00
₱310.88 ₱77,720.00
₱308.56 ₱154,280.00
Buo Reel (Mag-order sa multiple ng 1000)
₱283.62 ₱283,620.00
5,000 Quote
† ₱350.00 Idaragdag at kakalkulahin sa iyong shopping cart ang bayarin sa MouseReel™ Hindi makakansela at maisasauli ang mga order na MouseReel™

Katangian ng Produkto Value ng Attribute Pumili ng Attribute
Texas Instruments
Kategorya ng Produkto: Mga Latch
RoHS:  
LVCH
NFBGA-96
Reel
Cut Tape
MouseReel
Brand: Texas Instruments
Maselan sa Moisture: Yes
Isitilo ng Mounting: SMD/SMT
Uri ng Produkto: Latches
Series: SN74LVCH32373A
Dami ng Pack ng Pabrika: 1000
Subcategory: Logic ICs
Nahanap na mga produkto:
Para maipakita ang mga katulad na produkto, pumili ng kahit na isang checkbox man lang
Pumili ng kahit isang checkbox sa itaas para magpakita ng katulad na produkto sa kategoryang ito.
Mga Piniling Attribute: 0

Kailangang i-enable ang JavaScript para gumana ito.

CNHTS:
8542399000
USHTS:
8542390090
TARIC:
8542319000
ECCN:
EAR99

SN74LVCH32373A 32-Bit Transparent D-Type Latch

Texas Instruments SN74LVCH32373A 32-Bit Transparent D-Type Latch is designed for 1.65V to 3.6V supply voltage range (VCC) operation. The Texas Instruments SN74LVCH32373A is suitable for implementing buffer registers, I/O ports, bidirectional bus drivers, and working registers. It can be used as four 8-bit latches, two 16-bit latches, or one 32-bit latch. When the latch-enable (LE) input is high, the Q outputs follow the data (D) inputs. When LE is taken low, the Q outputs are latched at the levels set up at the D inputs.